N=32-X32 + 16-Х16+8-Х8 + 4-Х4 + 2.Х2+Х1,
где XI — Х32 принимают значения соответственно 1 или 0 в зависимости от того, подан или нет уровень логической 1 на соответствующий вход.
Рис. 12. Выводы ИС К155ИЕ8
Рис. 13. Временная диаграмма работы ИС К155ИЕ8
На выходе Р выделяется отрицательный импульс, фронт которого совпадает со спадом 63-го тактового импульса, спад — со спадом 64-го. Этот импульс может использоваться при каскадном соединении интегральных микросхем К155ИЕ8. Вход Т — вход опробирования, при подаче на него уровня логической 1 выдача импульсов по выходу Z прекращается.
Рис. 14. Схема соединения двух ИС К155ИЕ8 Рис. 15. Выводы ИС К155ИР1
На рис. 14 приведена схема соединения двух делителей К155ИЕ8, позволяющая получить на выходе от 1 до 4095 импульсов при подаче на вход 4096= = 642 импульсов. Число импульсов на выходе подсчитывается по формуле, аналогичной приведенной выше, в которой коэффициенты имеют значения от 2048 до 1. Если требуется соединить большее число делителей, их соединение производится аналогично рис. 14, однако выходной элемент И — НЕ, выполняющий функцию ИЛИ — НЕ для отрицательных импульсов, поступающих с выходов Z делителей, необходимо использовать из отдельной логической микросхемы серии К155.